特許
J-GLOBAL ID:201103038211499940

薄膜トランジスタ基板および液晶表示装置

発明者:
出願人/特許権者:
代理人 (2件): 園田 吉隆 ,  小林 義教
公報種別:特許公報
出願番号(国際出願番号):特願平11-193720
公開番号(公開出願番号):特開2001-021920
特許番号:特許第4034479号
出願日: 1999年07月07日
公開日(公表日): 2001年01月26日
請求項(抜粋):
【請求項1】基板上に多結晶シリコンからなる半導体層が設けられ、該半導体層中に不純物を導入してなるソース領域およびドレイン領域が形成され、前記ソース領域と前記ドレイン領域との間のチャネル部上にゲート絶縁膜を介してゲート電極が設けられるとともに、前記ソース領域および前記ドレイン領域にそれぞれ接続されたソース電極およびドレイン電極が設けられ、前記ゲート電極、前記ソース電極および前記ドレイン電極が、前記多結晶シリコンとの反応によりシリサイド膜を形成する金属からなる下層と抵抗制御用の金属からなる上層の2層からなり、前記ソース領域および前記ドレイン領域の上面にそれぞれシリサイド膜が設けられ、ドレイン電極をなす前記下層の金属に接続して画素電極が設けられ、前記ドレイン電極との間で容量を構成する容量電極が前記ドレイン電極の上方に絶縁膜を介して設けられ、前記容量電極と同一の金属膜からなるソース配線がソース電極をなす前記上層の金属に接続して設けられたことを特徴とする薄膜トランジスタ基板。
IPC (3件):
G02F 1/1368 ( 200 6.01) ,  G09F 9/30 ( 200 6.01) ,  H01L 29/786 ( 200 6.01)
FI (4件):
G02F 1/136 ,  G09F 9/30 338 ,  H01L 29/78 612 C ,  H01L 29/78 616 U
引用特許:
審査官引用 (15件)
全件表示

前のページに戻る