特許
J-GLOBAL ID:200903089905520578

キャッシュメモリ装置及びそれを用いた中央演算処理装置

発明者:
出願人/特許権者:
代理人 (1件): 高田 幸彦 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-219685
公開番号(公開出願番号):特開2002-032264
出願日: 2000年07月19日
公開日(公表日): 2002年01月31日
要約:
【要約】【課題】キャッシュメモリ装置及び、それを用いたデータ処理装置において、従来はオペレーティングシステム等のシステム全体の性能に影響が命令群及びデータ群と、アプリケーションのようにシステムによって異なる命令群及びデータ群が、同一のキャッシュメモリ装置に記憶されるために、前記オペレーティングシステム等に係る命令群及びデータ群がキャッシュメモリ装置から削除されることも発生し、システム性能が一定していなかった。【解決手段】本発明では、システム性能に係る命令群及びデータ群を記憶するキャッシュメモリ装置20と、該キャッシュメモリ装置に記憶するメモリ領域を管理するメモリ管理テーブル40と、キャッシュメモリ装置を選択する選択回路100を設けることで、前記課題を解決するものである。システム制御に係る命令群及びデータ群を記憶するキャッシュメモリ装置を設けたことにより、システム性能が一定にかつ高速になる。
請求項(抜粋):
メモリに記憶されている情報の一部もしくは全部を記憶するキャッシュメモリ装置において、システム制御に係る命令群又はデータ群の情報の少なくとも一方を記憶するキャッシュメモリと、該情報が記憶されている前記メモリ上のアドレスと範囲を管理するアドレス管理テーブルと、該アドレス管理テーブルへのアクセスにより前記キャッシュメモリを選択する選択回路とを設けたことを特徴とするキャッシュメモリ装置。
IPC (8件):
G06F 12/08 511 ,  G06F 12/08 505 ,  G06F 12/08 523 ,  G06F 12/08 561 ,  G06F 12/08 565 ,  G06F 9/34 350 ,  G06F 9/34 ,  G06F 9/46 340
FI (8件):
G06F 12/08 511 C ,  G06F 12/08 505 B ,  G06F 12/08 523 B ,  G06F 12/08 561 ,  G06F 12/08 565 ,  G06F 9/34 350 B ,  G06F 9/46 340 B ,  G06F 9/36 310
Fターム (13件):
5B005JJ13 ,  5B005LL01 ,  5B005MM01 ,  5B005NN42 ,  5B033AA04 ,  5B033DA03 ,  5B033DA17 ,  5B033DB06 ,  5B033DB12 ,  5B098AA03 ,  5B098GA04 ,  5B098GA05 ,  5B098GB02
引用特許:
審査官引用 (20件)
全件表示

前のページに戻る