特許
J-GLOBAL ID:200903019586649025

クロック分配回路

発明者:
出願人/特許権者:
代理人 (1件): 工藤 宣幸
公報種別:公開公報
出願番号(国際出願番号):特願平7-179081
公開番号(公開出願番号):特開平9-034584
出願日: 1995年07月14日
公開日(公表日): 1997年02月07日
要約:
【要約】【目的】 ジッタ低減を図る。スキュウ解消時間を短縮する。システムの立上り時間を短縮する。高い周波数のクロックの分配を可能とする。【構成】 外部クロックが入力され、この外部クロックと同期する第1のクロックを出力して各負荷回路に分配するクロック分配出力回路CKSP1と、第1のクロックが入力され、この入力クロックと同期する第2のクロックを出力する全て又は一部の負荷回路の入力段にそれぞれ設けられた分配クロック入力回路CKSP2とを備えている。クロック分配出力回路又は分配クロック入力回路の一方が、その入出力クロックの位相差を電圧に変換する位相差電圧変換回路PDVCと、この位相差電圧変換回路の出力電圧に従って入力クロックを遅延せしめて出力する電圧制御型遅延回路VCDとを有する。
請求項(抜粋):
外部クロックが入力され、この外部クロックと同期する第1のクロックを出力して各負荷回路に分配するクロック分配出力回路と、上記第1のクロックが入力され、この入力クロックと同期する第2のクロックを出力する全て又は一部の上記負荷回路の入力段にそれぞれ設けられた分配クロック入力回路とを備え、上記クロック分配出力回路又は上記分配クロック入力回路の一方が、その入出力クロックの位相差を電圧に変換する位相差電圧変換回路と、この位相差電圧変換回路の出力電圧に従って入力クロックを遅延せしめて出力する電圧制御型遅延回路とを有することを特徴とするクロック分配回路。
IPC (2件):
G06F 1/10 ,  H03L 7/00
FI (2件):
G06F 1/04 330 Z ,  H03L 7/00 C
引用特許:
審査官引用 (19件)
全件表示

前のページに戻る